选择页面

Zeppelin 经济高效的 DDR2 和 DDR3 模块

两个神秘的新人没走多远就松了捏汤圆,接下来就让考验接踵而至吧!

第一轮是 珠穆朗玛峰4.6.1500 在这里执行了数据传输和延迟测量:

实际上,我们不能对得到的数字加太多,在读取方面,DDR2 可以在相同时钟频率下与 DDR3 竞争,尽管后者原则上以更好的延迟参数运行。当然,我们不能谈论本质的区别。其他方面,本着“弱者亡,强者存”的原则,时钟信号的盈余胜过延迟。

我们测量了写作中最小的差异,这些差异实际上可以忽略不计。 从这个意义上说,延迟和频率对这个测量几乎没有影响,它们充分地相互补偿。

即使在复制中,工作频率也是主要的,尽管这里的步长也非常接近,但数字随着 MHz 的增加而增加。

考察延迟时间,时钟再次有效弥补了到达较高的劣势,运行在1333MHz的DDR3可以表现在前列,但1066实测也接近了。 DDR2 远远落后于 667 MHz。

Zeppelin 2 的经济高效的 DDR3 和 DDR1 模块 Zeppelin 2 的经济高效的 DDR3 和 DDR2 模块 Zeppelin 2 的经济高效的 DDR3 和 DDR3 模块 Zeppelin 2 的经济高效的 DDR3 和 DDR4 模块 Zeppelin 2 的经济高效的 DDR3 和 DDR5 模块

我们将继续留在珠穆朗玛峰,但我们将继续进行内置静态测试: